35.1.1. DEC ALPHA
THIS SECTION IS UNDER CONSTRUCTION
DEC Alpha 21064 CPU:
Блок схемы CPU:
21064:
21164:
21264 EV67:
Эволюция
21064 ['92] ----- > 21064a ['94], 21066a ['93]
|
V
21164 ['94] ----- > 21164PC ['97], 21164a ['96]
|
V
21264 EV67 ['98]
|
V
21264a EV68 ['99]
|
V
21364
Регистры
Целочисленные:
r0-r31 размер 64-бита
r29 gp (Global pointer)
r30 sp Stack pointer
r31 0
Direction: < =====
OP rs1,rs2,rd
Memory Access: offset(reg)
lda sp,-16(sp)
Immediate Values: num
addq r1,-10,r3
Byte Order: Big-endian?
Instruction Len: fixed 32-bit
Плавающей точки:
f0-f31 размер 64-бита
f31 0.0
Форматы обращения к памяти:
disp(Rx)
Формат инструкций
Особенности
Типичный RISC процессор
Little-Endian
Команды имеют фиксированную длинну 32-бита.
Не имеет команды деления
Расширения Multimedia: MVI (21264) integer
Index Prev Next