THIS SECTION IS UNDER CONSTRUCTION
Операционный усилитель
![]()
![]()
Повторитель
![]()
Vo = Vin
Инвертирующий усилитель
![]()
Vo/Vin = - R2/R1 Пример реализации усилителя x2 на Verilog-AMS module plant_ahdl(sigin, sigout); input sigin; output sigout; electrical sigin, sigout; analog begin V(sigout) <+ 2 * V(sigin); end endmodule
Неинвертирующий усилитель
![]()
Vo/Vin = 1 + R2/R1
Сумматор
![]()
Vo = -Rf * ( V1/R1 + V2/R2 + .. + Vn/Rn)
Вычитающий (разностной) (дифференциальный) усилитель
![]()
Vo = R2/R1 * { (1+ R1/R2) / (1+ R3/R4) * V1 - V2 }
![]()
Vo = (V2-V1) * R2 / R1
![]()
если R1=R2 то Vo = 2*(V2-V1)
Интегратор
![]()
Vo = - 1/(R*C) Integral(0,t1){Vi * dt + Vic}
Дифференциатор
![]()
Vo = - R * C * (dVi/dt)
Компаратор
![]()
если V1 > V2, то Vo = - Vs (напряжение насыщения) если V1 < V2, то Vo = + Vs
Компаратор с гистерезисом
![]()
(ограничитель амплитуды) Стабилизатор
![]()
Активный фильтр НЧ
![]()
Активный фильтр ВЧ
![]()
Полосовой фильтр
![]()
Полосовой фильтр выделяет полосу частот, реально является комбинацией фильтров НЧ и ВЧ.
Логарифмический усилитель
![]()
Vout= -F * ln{Vin/(Io*R)}
(Антилогорифмический усилитель) Экспотенциальный усилитель
![]()
Vout = Io * Rf * exp(Vin / a)
Аналоговый умножитель
![]()
Умножитель состоит из 2х логарифмических усилителей, суммирующего усилителя, и экспотенциального усилителя. Antilog{Log(X) + Log(Y)} = Antilog(Log(X*Y)) = X * Y
Выборка-Запоминание
![]()
THIS SECTION IS UNDER CONSTRUCTION