THIS SECTION IS UNDER CONSTRUCTION
Нарисовать схемы делающие из одного из данных триггеров другой с помощью логики: RS -> T D -> RS D -> JK 5.X
Нарисовать схему на элементах логики для дешифратора на стандартный семисегментный индикатор (0..F) 7.X
Нарисовать CMOS топологию дешифратора 2 в 4
Нарисовать CMOS топологию мультиплексора 4x1 8.X
Нарисовать схему на элементах логики для мажоритарного элемента на 5-входов. 10.X
Нарисовать карту Карно для мажоритарного элемента на 5-входов.
Нарисовать карту Карно для одноразрядного полусумматора и полного сумматора. 11.X
Посчитать флаги (ZF,CF,OF,SF,PF) и результат для следующих вычислений (все числа в 16-ричной системе счистления) BYTE 37 + 85 BYTE 7E + 61 BYTE E1 + 1F WORD 1234 + 9876 WORD FE21 + FFAC BYTE x BYTE -> WORD E0 * E5 Signed BYTE x BYTE -> WORD E0 * E5 Unsigned BYTE x BYTE -> WORD 80 * 7F Signed BYTE x BYTE -> WORD 80 * 7F Unsigned
Предложить схему аналогового делителя 57.X
Разработать пневмонические элементы для NAND и NOR. 99.X
Нарисовать OR на релейной логике
Разработать элементы NAND и OR на электронных лампах
разработать исключающий MAX на BJT