6. КОМБИНАЦИОННЫЕ СХЕМЫ




DEF
===
	КОМБИНАЦИОННАЯ СХЕМА - схема в которой состояние выходов
	зависит только от состояния входов (т.е. схема не обладает
	какими нибудь состояниями или памятью)



ПОСЛЕДОВАТЕЛЬНАЯ СХЕМА - обладает памятью.

КС Section Yes Логические элементы 4.* Yes Повторитель (buffer) 4.* Yes Тристабильный элемент (tristate) 4.1.2, 4.2 No Триггеры 5.* No RS- триггер (синхронный/ассинхронный) 5.1, 5.2 No JK- триггер (асинхронный/синхронный) 5.3 No D- триггер 5.4 No T- триггер 5.5 Yes Дешифратор 7 одноступенчатый N- ступенчатый пирамидальный Yes Шифратор 7-сегментный индикатор 7.1 приоритетный шифратор 7.2 Yes Мультиплексор 8 Yes Компаратор 9 Yes Мажоритарный элемент 10 Yes Полусумматор 11.1 Yes Сумматор Yes полный 11.2 Yes каскад 11.3 Yes с ускоренным переносом 11.4 Представление чисел 11.5 обратный код 11.5 знаковые числа 11.7 флаги 11.7 переполнение Реализация ДНФ Yes Сдвиговый регистр 12 No Счетчики 13 Yes Умножитель 14 Деление Числа с плавающей запятой Операции над ними Корректирующие коды Код Грея Byte Endian Шины No Память SRAM 20 ROM 20.1 EPROM 20.2 DRAM 20.3 Функциональные узлы 30 CPU 30.1 Устройство ALU 30.2 Регистровый файл Control Unit абстрактный набор команд Системные узлы DMA Interrupt processing Архитектурный уровень Все фишки. НАДО: Эмулятор доступа к памяти (cache) Эмулятор RISC processora.

Index Prev Next